ASR6601為目前首顆國產(chǎn)支持LoRa的LPWAN低功耗廣域網(wǎng)無線通信SoC芯片。ASR6601在單一芯片上集成了通用微控制器和射頻單元,包括射頻收發(fā)器,調(diào)制解調(diào)器和一個48 MHz 主頻、采用Arm Cortex M4架構(gòu)的32位MCU。
ASR6601是完整意義的LPWAN SOC無線通信芯片,該芯片集成了LORA射頻收發(fā)器、調(diào)制解調(diào)器和32位RISC MCU。
MUC采用cortex M4,頻率48mhz。LORA射頻收發(fā)器從150 MHz到960 MHz連續(xù)頻率覆蓋。調(diào)制解調(diào)器支持LPWAN用例的LoRa調(diào)制和傳統(tǒng)的(G)FSK調(diào)制。調(diào)制解調(diào)器還支持在發(fā)送和接收時進行BPSK調(diào)制(G) 發(fā)送和接收中的MSK調(diào)制。采用ASR6601設(shè)計的LPWAN無線通信芯片;為LPWAN應(yīng)用提供了超長距離、超低功耗的通信芯片;ASR6601具有高靈敏度低至-148dBm,最大發(fā)射功率可達+22dBm。這使得該芯片適用于長距離LPWAN,具有較高的效率。整個芯片封裝尺寸非常小,QFN 6 mm x 6 mm/QFN 8 mm x 8 mm
芯片特性:
封裝尺寸:QFN48,6mm*6mm or QFN68,8mm*8mm
頻率范圍:150MHz~960MHz(兼容SX1262系列頻率);
最大發(fā)射功率:+22dBm;l 靈敏度:-148dBm;
可編程比特率高達62.5Kbps @LoRa調(diào)制模式;
可編程比特率高達300Kbps @(G)FSK調(diào)制模式;
前導(dǎo)碼檢測;l 內(nèi)嵌存儲器(高達256KB FLASH和64K SRAM);
高達42可配置GPIO:3*IIC,1*IIS,4*UART,1*LPUART;1*SWD,3*SPI,1*QSPI 和2*WDG;
該芯片有兩個型號ASR6601SE/ASR6601CB 封裝及FLASH/SRAM不同。